بترکه چشم حسود    

جستجوی پیشرفته مقالات

     عنوان:

نماد اعتماد الکترونیکی

logo-samandehi

لیست مقالات ترجمه شده

سایر مقالات

امروز
دیروز
هفته جاری
هفته گذشته
ماه جاری
ماه گذشته
بازدید کل
2935
6837
32010
6304566
153845
223283
6642310

آی‌پی شما: 34.204.173.36
امروز: پنج شنبه، 30 آبان 1398 شمسی ساعت به وقت گرینویچ: 11:08:26

توجه                           توجه

تمامی مقالات ترجمه شده در قالب فایل ورد (Word)  ارائه می‌شوند.



بهره رداری از تحمل پذیری خطا در ساختارهای حافظه کش

لینک دانلود فایل خریداری شده، بلافاصله بعد از پرداخت آنلاین فعال می‌شود.

عنوان محصول:
بهره رداری از تحمل پذیری خطا در ساختارهای حافظه کش



قیمت: 180000 ریال

  دسته‌بندی: مقالات معماری کامپیوتر

Exploiting Fault Tolerance within Cache Memory Structures

 

Abstract

Cache memories can work as buffer between processors and main memories. It enables rapid access of data for a processor in operation. Set-associativity provides optimality in mapping of cache memories and reduction of cache miss probability. Design of a high speed cache has always been a desirable criterion of hardware experts as it increases processor utilization. Exploiting fault tolerance within such a cache memory of higher throughput ensures reliable data transfer and is an open research problem in the domain of high-performance computing. This paper proposes a design of low-order interleaved set-associative cache memory with lesser response time and exploits a high degree of fault tolerance.

 

pdfدانلود رایگان مقاله انگلیسی                       1.79 MB

 

چکیده
حافظه های کش، می¬توانند به صورت بافر بین پردازنده و حافظه اصلی کار کنند. که امکان دسترسی سریع به داده ها را برای پردازنده در عملیاتش فراهم می¬کند. خاصیت انجمنی مجموعه، امکان ایجاد بهینگی در نگاشت حافظه های کش و کاهش احتمال از دست دادن کش را فراهم می سازد. همواره طراحی کش¬هایی با سرعت بالا به عنوان موضوع مهم در سخت افزار¬ها برای بالا بردن بکارگیری از پردازنده بوده است. بهره برداری از تحمل¬پذیری خطا در یک حافظه کش با بازده بالا، انتقال قابل اطمینان داده¬¬ را تضمین می¬کند و این موضوع بعنوان یک مسله مهم در زمینه محاسبات با کارایی بالا است. در این مقاله، یک طرح سطح پایین حافظه کش انجمنی لایه بندی شده با زمان پاسخ کم را پیشنهاد می¬کنیم و از تحمل پذیری خطا با سطح بالا بهره برداری می¬کنیم.
کلمات کلیدی: حافظه کش، مجموعه انجمنی، به کارگیری پردازنده، حافظه لایه بندی شده، تحمل پذیری خطا، دانه¬بندي ریز ، آرایه¬ گیت قابل برنامه نویسی میدانی

 

تعداد صفحات مقاله انگلیسی:6 صفحه
تعداد صفحات مقاله فارسی: 16  صفحه
نوع فایل: ورد

اضافه کردن نظر


کد امنیتی
تازه سازی