بترکه چشم حسود    

جستجوی پیشرفته مقالات

     عنوان:

نماد اعتماد الکترونیکی

لیست مقالات ترجمه شده

سایر مقالات

امروز
دیروز
هفته جاری
هفته گذشته
ماه جاری
ماه گذشته
بازدید کل
17799
36285
102733
16404402
494177
496149
16883312

آی‌پی شما: 3.235.130.73
امروز: پنج شنبه، 09 فروردين 1403 شمسی ساعت به وقت گرینویچ: 17:01:56

توجه                           توجه

تمامی مقالات ترجمه شده در قالب فایل ورد (Word)  ارائه می‌شوند.


       دسته‌بندی: مقالات منطق برگشت پذیر       فروش: 8 بازدید: 14174
طراحی تمام جمع کننده ی برگشت پذیر تحمل پذیر خطای جدید برای سیستم های مبتنی ...
    قیمت محصول: 80000 ریال



 

Design of a Novel Fault Tolerant Reversible Full Adder for Nanotechnology Based Systems

Abstract

Reversible computation plays an important role in the synthesis of circuits having application in quantum computing, low power CMOS design, bioinformatics and nanotechnology-based systems. Conventional logic circuits are not reversible. A reversible circuit maps each input vector, into a unique output vector and vice versa. We demonstrate how the well-known and very useful, Toffoli gate can be synthesized from only two parity-preserving reversible gates. Parity preserving reversible gates refers to those reversible gates for which the parity of the outputs matches that of the inputs. The proposed parity preserving Toffoli gate renders a wide class of circuit faults readily detectable at the circuit’s outputs. It allows any fault that affects no more than a single signal to be detectable at the circuit’s primary outputs. We show that our proposed parity-preserving Toffoli gate is much better in terms of number of reversible gates, number of garbage outputs and hardware complexity with compared to the existing counterpart. Then we apply the proposed fault tolerant Toffoli gate to the design of a fault tolerant reversible full adder, which is a versatile and widely used building block in computer arithmetic.
Key words: Quantum computing · nanotechnology based systems · full-adder · fault tolerant · reversible computing

 

pdfدانلود رایگان مقاله انگلیسی                           31.35 KB


چکیده

محاسبات برگشت پذیر نقش مهمی در ترکیب مدارهایی دارند که در محاسبات کوانتوم، طراحی CMOS توان پایین، بیوانفورماتیک ها و سیستم های مبتنی بر نانوتکنولوژی کاربرد دارند. مدارهای منطق قراردادی برگشت پذیر نمی باشند. مدار برگشت پذیر، هر بردار ورودی را به یک بردار خروجی منحصربفرد و برعکس نگاشت می کند. نحوه ی ترکیب گیت Toffoli را از طریق تنها دو گیت برگشت پذیر حفاظت کننده ی توازن نشان می دهیم. گیت های برگشت پذیر حفظ کننده ی توازن به گیت های برگشت پذیری اشاره دارند که برای آنها توازن خروجی ها با توازن ورودی ها مطابقت دارد. گیت Toffoli حفظ کننده ی توازن پیشنهادی منجر به گروه گسترده ای از خطاهای مدار قابل تشخیص در خروجی های مدار می شود. منجر به هر خطایی می شود که روی بیش از یک سیگنال قابل تشخیص در خروجی های اولیه ی مدار تاثیر نمی گذارد. نشان می دهیم که گیت Toffoli حفظ کننده ی توازن پیشنهادی ما برحسب تعداد گیت های برگشت پذیر، تعداد خروجی های بی مصرف و پیچیدگی سخت افزاری در مقایسه با گیت های موجود بهتر می باشد. بنابراین از گیت Toffoli تحمل پذیر خطای پیشنهادی برای طراحی تمام جمع کننده ی برگشت پذیر تحمل پذیر خطا استفاده می کنیم که بلوک سازنده ی متداولی در محاسبات کامپیوتری می باشد.


تعداد صفحات مقاله انگلیسی: 5صفحه
تعداد صفحات مقاله فارسی: 10 صفحه


لینک دانلود فایل خریداری شده بلافاصله بعد از پرداخت آنلاین فعال می‌شود