بترکه چشم حسود    

جستجوی پیشرفته مقالات

     عنوان:

نماد اعتماد الکترونیکی

logo-samandehi

لیست مقالات ترجمه شده

سایر مقالات

امروز
دیروز
هفته جاری
هفته گذشته
ماه جاری
ماه گذشته
بازدید کل
1409
2280
20220
4476867
42020
101764
4765070

آی‌پی شما: 52.91.185.49
امروز: شنبه، 24 آذر 1397 شمسی ساعت به وقت گرینویچ: 05:09:51

توجه                           توجه

تمامی مقالات ترجمه شده در قالب فایل ورد (Word)  ارائه می‌شوند.



منطق تحمل پذیر خطای برگشت پذیر - مجموعه مقالات کامپیوتر - منطق برگشت پذیر

لینک دانلود فایل خریداری شده، بلافاصله بعد از پرداخت آنلاین فعال می‌شود.

عنوان محصول:
منطق تحمل پذیر خطای برگشت پذیر - مجموعه مقالات کامپیوتر - منطق برگشت پذیر



قیمت: 150000 ریال

  دسته‌بندی: مقالات منطق برگشت پذیر

 

Reversible Fault-Tolerant Logic

Abstract

It is now widely accepted that the CMOS technology implementing irreversible logic will hit a scaling limit beyond 2016, and that the increased power dissipation is a major limiting factor. Reversible computing can potentially require arbitrarily small amounts of energy. Recently several nano-scale devices which have the potential to scale, and which naturally perform reversible logic, have emerged. This paper addresses several fundamental issues that need to be addressed before any nano-scale reversible computing systems can be realized, including reliability and performance trade-offs and architecture optimization. Many nano-scale devices will be limited to only near neighbor interactions, requiring careful optimization of circuits. We provide efficient fault-tolerant (FT) circuits when restricted to both 2D and 1D. Finally, we compute bounds on the entropy (and hence, heat) generated by our FT circuits and provide quantitative estimates on how large can we make our circuits before we lose any advantage over irreversible computing.

 

pdfدانلود رایگان مقاله انگلیسی                           200.17 KB


چکیده
امروزه به طور گسترده ای پذیرفته شده است که منطق برگشت پذیر پیاده سازی تکنولوژی CMOS با محدودیت مقیاس گذاری فراتر از 2016 مواجه شده است و اتلاف توان افزایش یافته، یک فاکتور محدود کننده ی مهمی می باشد. محاسبات برگشت پذیر می تواند بطور بالقوه مقادیر کمی انرژی نیاز داشته باشد. اخیرا دستگاه های نانومقیاس متعددی پدید آمده اند که دارای عامل بالقوه برای مقیاس گذاری می باشند و بطور طبیعی منطق برگشت پذیر را اجرا می کنند. این مقاله به بررسی مباحث اساسی متعددی می پردازد که باید قبل از اینکه هر سیستم پردازش برگشت پذیر مقیاس نانو بتواند طراحی شود، مانند رابطه های جایگزینی قابلیت اطمینان و کارایی و بهینه سازی معماری مورد بررسی قرار گیرند. اکثر دستگاه های مقیاس نانو تنها به تعاملات مجاورت نزدیک محدود خواهند شد که به بهینه سازی دقیق مدارها نیاز دارند. مدارهای تحمل پذیر خطای موثر (FT) را هنگام محدودسازی به 2D و 1D فراهم می سازیم. در نهایت، کران های روی انتروپی (و بنابراین گرما) تولید شده توسط مدارهای FT را محاسبه می کنیم و ارزیابی های کمی را در مورد سایز مدارهای فراهم می سازیم.

تعداد صفحات مقاله انگلیسی:10 صفحه
تعداد صفحات مقاله فارسی:18 صفحه

اضافه کردن نظر


کد امنیتی
تازه سازی