بترکه چشم حسود    

جستجوی پیشرفته مقالات

     عنوان:

نماد اعتماد الکترونیکی

لیست مقالات ترجمه شده

سایر مقالات

امروز
دیروز
هفته جاری
هفته گذشته
ماه جاری
ماه گذشته
بازدید کل
12477
36285
97411
16404402
488855
496149
16877990

آی‌پی شما: 34.204.196.206
امروز: پنج شنبه، 09 فروردين 1403 شمسی ساعت به وقت گرینویچ: 10:01:18

توجه                           توجه

تمامی مقالات ترجمه شده در قالب فایل ورد (Word)  ارائه می‌شوند.


       دسته‌بندی: مقالات شبکه       فروش: 3 بازدید: 12970
آنالیز قیاسی توپولوژی های مختلف مبتنی بر معماری های شبکه روی تراشه
    قیمت محصول: 100000 ریال



آنالیز قیاسی توپولوژی های مختلف مبتنی بر معماری های شبکه روی تراشه

 

Comparative Analysis of Different Topologies based on Network-on-Chip Architectures

Abstract

As the integration density and complexity of the system-on-Chip (SOC) increases, the conventional interconnects are not suitable to fulfil the demands. The application of traditional network technologies in the form of Network-on-Chip is a possible solution. NoC design space has numerous variables. As an improved topology is selected complexities decrease and power-efficiency increases. In this paper, the main research field in Network-on-chip design focussing on optimized topology design is analyzed. The simulation is modelled using a conventional network simulator tool ns-2, in which by selecting proposed Topology 35.7 % reduction in traversing the longest path is observed.

 

pdfدانلود رایگان مقاله انگلیسی                  827.33 KB

 

چکیده
با افزایش تراکم یکپارچگی و پیچیدگی سیستم روی تراشه (SOC)، اتصالات داخلی سابق برای تامین تقاضاها مناسب نمی باشند. استفاده از تکنولوژی های شبکه سنتی در فرم شبکه روی تراشه یک راه حل ممکن می باشد. فضای طراحی NoC دارای متغیرهای متعددی می باشد. زمانیکه توپولوژی بهبودیافته ای انتخاب می شود، پیچیدگی ها کاهش می یابند و کارایی توان افزایش می یابد. در این مقاله، زمینه ی پژوهش اصلی در طراحی شبکه روی تراشه با تمرکز روی طراحی توپولوژی بهینه سازی شده مورد تجزیه و تحلیل قرار می گیرد. شبیه سازی با استفاده از ابزار شبیه ساز شبکه قراردادی ns-2 مدل سازی می شود که در آن با انتخاب توپولوژی پیشنهادی، 35.7% کاهش در پیمایش در طولانی ترین مسیر مشاهده می شود.
کلمات کلیدی: NoC، SoC، مسیریابی، مش، ns-2، TCL.

 

تعداد صفحات مقاله انگلیسی: 12 صفحه
تعداد صفحات مقاله فارسی: 10 صفحه

 


لینک دانلود فایل خریداری شده بلافاصله بعد از پرداخت آنلاین فعال می‌شود